華擎 775i65GV(BIOS設置)說明書pdf格式
606KB / 04-13
ibm v3700 磁陣存儲配置操作 詳細截圖
672KB / 04-29
勇敢的芯伴你玩轉Altera FPGA 完整pdf掃描版[291MB]
291MB / 02-20
勇敢的芯伴你玩轉NIOSII 完整pdf掃描版[91MB]
91.2MB / 02-20
Multisim14電子系統(tǒng)仿真與設計(第2版) 中文pdf掃描版[105MB]
105MB / 12-19
Cisco配置IP SLA路由聯(lián)動 中文WORD版
132KB / 10-11
雙ISP接入負載均衡NAT與IP SLA鏈路檢測實驗配置 中文WORD版
114KB / 10-11
Windows10系統(tǒng)重裝過程 中文PPT版 9.49MB
9.49MB / 09-24
薄膜晶體管(TFT)陣列制造技術 中文PDF版 97.4MB
97.4MB / 08-10
電路及電工技術基礎 中文PDF版 53.8MB
53.8MB / 08-08
-
華擎 775i65GV(BIOS設置)說明書pdf格式 電腦硬件 / 606KB
-
ibm v3700 磁陣存儲配置操作 詳細截圖 電腦硬件 / 672KB
-
-
勇敢的芯伴你玩轉NIOSII 完整pdf掃描版[91MB] 電腦硬件 / 91.2MB
-
-
Cisco配置IP SLA路由聯(lián)動 中文WORD版 電腦硬件 / 132KB
-
-
Windows10系統(tǒng)重裝過程 中文PPT版 9.49MB 電腦硬件 / 9.49MB
-
薄膜晶體管(TFT)陣列制造技術 中文PDF版 97.4MB 電腦硬件 / 97.4MB
-
電路及電工技術基礎 中文PDF版 53.8MB 電腦硬件 / 53.8MB
詳情介紹
本書使用Altera公司的Cyclone Ⅳ FPGA器件,由淺入深地引領讀者從板級設計、基礎入門實例、FPGA片內(nèi)資源應用實例和綜合進階實例等方面,玩轉FPGA邏輯設計。本書基于特定的FPGA實驗平臺,既有足夠的理論知識深度作支撐,也有豐富的例程供實踐學習,并且穿插了筆者在多年FPGA學習和開發(fā)過程中所積累的經(jīng)驗和技巧。 無論對于希望快速掌握Verilog語言進行FPGA開發(fā)的初學者,還是希望快速掌握基于Altera Cyclone Ⅳ FPGA進行開發(fā)的設計者,本書都是很好的選擇。
目錄
Contents
第1章FPGA開發(fā)入門
1.1FPGA基礎入門
1.2FPGA的優(yōu)勢在哪里
1.3FPGA應用領域
1.4FPGA開發(fā)流程
第2章實驗平臺“勇敢的芯”板級電路詳解
2.1板級電路整體架構
2.2電源電路
2.3復位與時鐘電路
2.3.1關于FPGA器件的時鐘
2.3.2關于FPGA器件的復位
2.3.3實驗平臺電路解析
2.4FPGA下載配置電路
2.5SRAM接口電路
2.6ADC/DAC芯片電路
2.7UART接口電路
2.8RTC接口電路
2.94×4矩陣按鍵電路
2.10VGA顯示接口電路
2.11蜂鳴器、流水燈、數(shù)碼管、撥碼開關電路
2.12超聲波接口、外擴LCD接口電路
第3章邏輯設計基礎
3.10和1——精彩世界由此開始
3.2表面現(xiàn)象揭秘——邏輯關系
3.3內(nèi)里本質(zhì)探索——器件結構
第4章軟件安裝與配置
4.1軟件下載和license申請
4.2Quartus Ⅱ與ModelSim?Altera的安裝
4.3文本編輯器Notepad 安裝
4.4QuartusⅡ中使用Notepad 的關聯(lián)設置
4.5USB?Blaster的驅(qū)動安裝
4.5.1Windows XP系統(tǒng)USB?Blaster安裝
4.5.2在Windows 7系統(tǒng)安裝USB?Blaster
4.5.3在Windows 8系統(tǒng)安裝USB?Blaster
4.6串口芯片驅(qū)動安裝
4.6.1驅(qū)動安裝
4.6.2設備識別
第5章Verilog語法概述
5.1語法學習的經(jīng)驗之談
5.2可綜合的語法子集
5.3代碼風格與書寫規(guī)范
第6章基于仿真的第一個工程實例
6.1新建工程
6.2Verilog源碼文件創(chuàng)建與編輯
6.2.1Verilog源碼文件創(chuàng)建
6.2.2Verilog源碼文件編輯
6.3Verilog語法檢查
6.4ModelSim仿真驗證
6.4.1Quartus Ⅱ基本設置
6.4.2測試腳本創(chuàng)建與編輯
6.4.3測試腳本關聯(lián)設置
6.4.4調(diào)用ModelSim仿真
第7章基于板級調(diào)試的第二個工程實例
7.1PWM蜂鳴器驅(qū)動——功能概述
7.2PWM蜂鳴器驅(qū)動——引腳分配
7.3PWM蜂鳴器驅(qū)動——綜合、映射與配置文件產(chǎn)生
7.4Altera FPGA配置方式
7.4.1概述
7.4.2配置方式
7.5PWM蜂鳴器驅(qū)動——FPGA在線下載配置
7.6PWM蜂鳴器驅(qū)動——FPGA配置芯片固化
7.7PWM蜂鳴器驅(qū)動——復位與FPGA重配置功能
第8章基礎入門實例
8.1蜂鳴器開關實例
8.1.1功能簡介
8.1.2代碼解析
8.1.3打開工程
8.1.4下載配置操作
8.2流水燈實例
8.2.1功能簡介
8.2.2代碼解析
8.2.3下載配置
8.33?8譯碼器實例
8.3.1功能簡介
8.3.2代碼解析
8.3.3板級調(diào)試
8.4按鍵消抖與LED開關實例
8.4.1按鍵消抖原理
8.4.2功能簡介
8.4.3代碼解析
8.4.5板級調(diào)試
8.5經(jīng)典模式流水燈實例
8.5.1功能簡介
8.5.2代碼解析
8.5.3板級調(diào)試
8.6基于PLL分頻計數(shù)的LED閃爍實例
8.6.1PLL概述
8.6.2功能簡介
8.6.3新建IP核文件
8.6.4PLL配置
8.6.5模塊化設計概述
8.6.6模塊化設計實踐
8.6.7代碼解析
8.6.8板級調(diào)試
8.7數(shù)碼管驅(qū)動實例
8.7.1數(shù)碼管驅(qū)動原理
8.7.2功能概述
8.7.3代碼解析
8.7.4板級調(diào)試
8.8SRAM讀寫測試實例
8.8.1SRAM讀寫時序解讀
8.8.2功能簡介
8.8.3代碼解析
8.8.4仿真設置
8.8.5功能仿真
8.8.6FPGA在線配置
8.8.7觸發(fā)采樣波形
8.9UART loopback測試
8.9.1功能概述
8.9.2代碼解析
8.9.3板級調(diào)試
8.10VGA驅(qū)動ColorBar顯示實例
8.10.1VGA概述
8.10.2功能簡介
8.10.3代碼解析
8.10.4板級調(diào)試
8.11LCD基本驅(qū)動實例
8.11.1LCD驅(qū)動時序
8.11.2功能簡介
8.11.3代碼解析
8.11.4裝配
8.11.5板級調(diào)試
8.12LCD字符顯示驅(qū)動實例
8.12.1字符取模
8.12.2ROM初始化文檔創(chuàng)建
8.12.3新建源文件
8.12.4ROM配置
8.12.5功能簡介
8.12.6代碼解析
8.12.7板級調(diào)試
8.13矩陣按鍵掃描檢測實例
8.13.1鍵盤概述
8.13.2矩陣按鍵工作原理
8.13.3功能概述
8.13.4代碼解析
8.13.5RTL Viewer
8.13.6State Machine Viewer
8.13.7Technology Map Viewer
8.13.8板級調(diào)試
第9章FPGA片內(nèi)資源應用實例
9.1基于SignalTap Ⅱ的超聲波測距調(diào)試實例
9.1.1超聲波測距原理
9.1.2功能簡介
9.1.3代碼解析
9.1.4硬件裝配
9.1.5SignalTap Ⅱ源文件創(chuàng)建
9.1.6SignalTap Ⅱ配置
9.1.7SignalTap Ⅱ調(diào)試
9.2FPGA片內(nèi)ROM實例
9.2.1功能概述
9.2.2代碼解析
9.2.3ROM初始化文檔創(chuàng)建
9.2.4新建IP核源文件
9.2.5ROM配置
9.2.6功能仿真
9.2.7FPGA在線調(diào)試
9.3FPGA片內(nèi)RAM實例
9.3.1功能概述
9.3.2代碼解析
9.3.3新建IP核源文件
9.3.4RAM配置
9.3.5功能仿真
9.3.6FPGA在線調(diào)試
9.4FPGA片內(nèi)FIFO實例
9.4.1功能概述
9.4.2代碼解析
9.4.3新建IP核源文件
9.4.4FIFO配置
9.4.5功能仿真
9.4.6FPGA在線調(diào)試
9.5FPGA片內(nèi)異步FIFO實例
9.5.1功能概述
9.5.2代碼解析
9.5.3新建IP核源文件
9.5.4FIFO配置
9.5.5功能仿真
9.5.6FPGA在線調(diào)試
9.6FPGA片內(nèi)ROM、FIFO、RAM聯(lián)合實例
9.6.1功能概述
9.6.2代碼解析
9.6.3功能仿真
9.6.4FPGA在線調(diào)試
第10章綜合進階實例
10.1基于數(shù)碼管顯示的超聲波測距回響脈寬計數(shù)實例
10.1.1功能簡介
10.1.2代碼解析
10.1.3板級調(diào)試
10.2基于均值濾波處理的超聲波測距回響脈寬計數(shù)實例
10.2.1功能簡介
10.2.2濾波算法與實現(xiàn)
10.2.3代碼解析
10.2.4板級調(diào)試
10.3基于進制換算的超聲波測距結果顯示實例
10.3.1功能簡介
10.3.2距離計算公式實現(xiàn)
10.3.3進制換算實現(xiàn)
10.3.4代碼解析
10.3.5乘法器IP核創(chuàng)建、配置與例化
10.3.6除法器IP核創(chuàng)建、配置與例化
10.3.7板級調(diào)試
10.4倒車雷達實例
10.4.1應用背景
10.4.2功能簡介
10.4.3代碼解析
10.4.4板級調(diào)試
10.5基于SRAM批量讀寫的UARTbulk測試實例
10.5.1功能概述
10.5.2代碼解析
10.5.3板級調(diào)試
10.6基于數(shù)碼管顯示的RTC讀取實例
10.6.1RTC芯片解析
10.6.2功能簡介
10.6.3代碼解析
10.6.4板級調(diào)試
10.7基于UART發(fā)送的RTC讀取實例
10.7.1功能簡介
10.7.2代碼解析
10.7.3板級調(diào)試
10.8基于UART收發(fā)的RTC讀寫實例
10.8.1功能簡介
10.8.2代碼解析
10.8.3板級調(diào)試
10.9基于UART控制的VGA多模式顯示實例
10.9.1功能簡介
10.9.2代碼解析
10.9.3板級調(diào)試
10.10基于LED顯示的D/A輸出驅(qū)動實例
10.10.1D/A芯片概述
10.10.2功能簡介
10.10.3代碼解析
10.10.4板級調(diào)試
10.11基于按鍵調(diào)整和數(shù)碼管顯示的D/A輸出實例
10.11.1功能簡介
10.11.2代碼解析
10.11.3板級調(diào)試
10.12波形發(fā)生器實例
10.12.1功能簡介
10.12.2代碼解析
10.12.3IP核CORDIC配置與例化
10.12.4板級調(diào)試
10.13基于數(shù)碼管顯示的A/D采集實例
10.13.1A/D芯片接口概述
10.13.2功能簡介
10.13.3代碼解析
10.13.4板級調(diào)試
10.14A/D和D/A聯(lián)合測試實例
10.14.1功能簡介
10.14.2代碼解析
10.14.3板級調(diào)試
10.15RTC時間的LCD顯示和UART設置實例
10.15.1功能簡介
10.15.2代碼解析
10.15.3板級調(diào)試
參考文獻
下載地址
人氣書籍
下載聲明
☉ 解壓密碼:www.dbjr.com.cn 就是本站主域名,希望大家看清楚,[ 分享碼的獲取方法 ]可以參考這篇文章
☉ 推薦使用 [ 迅雷 ] 下載,使用 [ WinRAR v5 ] 以上版本解壓本站軟件。
☉ 如果這個軟件總是不能下載的請在評論中留言,我們會盡快修復,謝謝!
☉ 下載本站資源,如果服務器暫不能下載請過一段時間重試!或者多試試幾個下載地址
☉ 如果遇到什么問題,請評論留言,我們定會解決問題,謝謝大家支持!
☉ 本站提供的一些商業(yè)軟件是供學習研究之用,如用于商業(yè)用途,請購買正版。
☉ 本站提供的勇敢的芯伴你玩轉Altera FPGA 完整pdf掃描版[291MB] 資源來源互聯(lián)網(wǎng),版權歸該下載資源的合法擁有者所有。